[ sulge aken ]

Elulookirjeldus (CV)
1.Eesnimi Aleksander
2.Perekonnanimi Sudnitsõn
3.Töökoht Tallinna Tehnikaülikool, Arvutitehnika instituut
4.Ametikoht Dotsent
5.Sünniaeg 14.06.1950 (päev.kuu.aasta)
6.Haridus 1972 - TTÜ, elektiinsener
1984 - tehnikateaduste kandidaat, Küberneetika Instituut, Tallinn
7.Teenistuskäik 1978-1983 TTÜ el. arv. kat.,van. insener
1983-1987 TTÜ el. arv. kat., vanemõpetaja
1987-1992 TTÜ el. arv. kat., dotsent
1992-1995 TTÜ arvutitehnika instituut, vanemteadur
1995- TTÜ arvutitehnika instituut, dotsent
8.Teaduskraad tehnikateaduste kandidaat
9.Teaduskraadi välja
andnud asutus, aasta
1984, Küberneetika Instituut, Tallinn
10.Tunnustused
11.Teadusorganisatsiooniline
ja –administratiivne
tegevus
12.Juhendamisel kaitstud
väitekirjad

Aleksandr Jamshanov, MSc, 2004, juh. Aleksander Sudnitsõn. Asünkroonsite digitaal süsteemide projekteerimine. Tallinn

Sergei Devadze, MSc, 2004, juh. Aleksander Sudnitsõn. Automaatide dekompositsiooni veebikeskkond. Tallinn

Mihail Meshkov, MSc, 2002, juh. Aleksander Sudnitsõn. Lõplike automaatide võrgu stohastiline analüüs. Tallinn

Jüri Udre, MSc, 2001, juh. Aleksander Sudnitsõn. Tarkvara arendusprotsess ja selle õpetamine ülikoolis. Tallinn

Elvira Lomova, MSc, 2000, juh. Aleksander Sudnitsõn. Digitaalsete juhtseadmete kahetasemiline süntees. Tallinn

Pjotr Mjakoshin, MSc, 1993, juh. Aleksander Sudnitsõn. Asünkroonsite ja sünkroonsite digitaaljuhtmis seadmete süntees. Tallinn

13.Teadustöö põhisuunad Digitaal süsteemide süntees
Asünkroonsite seadmete süntees
Automaatprojekteerimine
14.Jooksvad grandid ETF Grant Nr.5643 "Võrreldavatel kvaliteedihinnangutel põhinev
digitaalsüsteemide dekompositsioon" (2003.a.-2005.a.)
15.Teaduspublikatsioonid

Register transfer low power design based on controller decomposition. Sudnitson, A.; In: 2004 24th International Conference on Microelectronics (IEEE Cat. No.04TH8716). Piscataway, NJ, USA: IEEE, 2004. p. 735-8 vol.2.

A decomposition procedure for register-transfer level power management. Fomina, E.; Keevallik, A.; Kruus, M.; Sudnitson, A.; In: Proceedings of the International Conference on Computer Systems and Technologies (e-Learning). Sofia, Bulgaria: Bulgarian Acad. Sci, 2003. p. I.2-1-6.

Web-based system for sequential machines decomposition. Devadze, S.; Fomina, E.; Kruus, M.; Sudnitson, A.; In: IEEE Region 8 EUROCON 2003. Computer as a Tool. Proceedings (Cat. No.03EX655). Piscataway, NJ, USA: IEEE, 2003. p. 57-61 vol.1.

An approach to synthesis of mixed synchronous/asynchronous digital devices. Sudnitson, A.; In: 2002 23rd International Conference on Microelectronics. Proceedings (Cat. No.02TH8595). Piscataway, NJ, USA: IEEE, 2002. p. 695-8 vol.2.

Computational kernel extraction for synthesis of power-managed sequential components. Sudnitson, A.; In: ICECS 2002. 9th IEEE International Conference on Electronics, Circuits and Systems (Cat. No.02EX611). Piscataway, NJ, USA: IEEE, 2002. p. 749-52 vol.2.

viimati muudetud: 16.08.2005

Curriculum Vitae (CV)
1.First Name Aleksander
2.Surname Sudnitsõn
3.Institution Tallinn University of Technology, Department of Computer Engineering
4.Position Associate Professor
5.Date of birth 14.06.1950 (day.month.year)
6.Education 1972 - TTU, Dipl. Eng. "Electrical Engineering"
1984 - PhD, Institute of Cybernetics, Tallinn
7.Research and
professional experience
1978-1983 TTÜ, Engineer
1983-1987 TTÜ, Senior Lecturer
1987-1988 Digital Systems Laboratory of Helsinki University of Technology, Finland, Guest Reseacher
1987-1992 TTU, Associate Professor
1992-1995 TTU, Senior Researcher
1995- TTU, Associate Professor
8.Academic degree Ph.D.
9.Dates and sites of
earning the degrees
1984, Institute of Cybernetics, Tallinn
10.Honours/awards
11.Research-administrative
experience
12.Supervised dissertations

Aleksandr Jamshanov, MSc, 2004, superv. Aleksander Sudnitsõn. Asünkroonsite digitaal süsteemide projekteerimine. Tallinn

Sergei Devadze, MSc, 2004, superv. Aleksander Sudnitsõn. Automaatide dekompositsiooni veebikeskkond. Tallinn

Mihail Meshkov, MSc, 2002, superv. Aleksander Sudnitsõn. Lõplike automaatide võrgu stohastiline analüüs. Tallinn

Jüri Udre, MSc, 2001, superv. Aleksander Sudnitsõn. Tarkvara arendusprotsess ja selle õpetamine ülikoolis. Tallinn

Elvira Lomova, MSc, 2000, superv. Aleksander Sudnitsõn. Digitaalsete juhtseadmete kahetasemiline süntees. Tallinn

Pjotr Mjakoshin, MSc, 1993, superv. Aleksander Sudnitsõn. Asünkroonsite ja sünkroonsite digitaaljuhtmis seadmete süntees. Tallinn

13.Current research program Synthesis of Digital Systems
Asynchronous Systems Design
Computer Aided Design
14.Current grant funding ETF Grant Nr.5643 “Decomposition of Digital Systems
Based on Quality Relationship Measures” (2003-2005)
15.List of most important publications

Register transfer low power design based on controller decomposition. Sudnitson, A.; In: 2004 24th International Conference on Microelectronics (IEEE Cat. No.04TH8716). Piscataway, NJ, USA: IEEE, 2004. p. 735-8 vol.2.

A decomposition procedure for register-transfer level power management. Fomina, E.; Keevallik, A.; Kruus, M.; Sudnitson, A.; In: Proceedings of the International Conference on Computer Systems and Technologies (e-Learning). Sofia, Bulgaria: Bulgarian Acad. Sci, 2003. p. I.2-1-6.

Web-based system for sequential machines decomposition. Devadze, S.; Fomina, E.; Kruus, M.; Sudnitson, A.; In: IEEE Region 8 EUROCON 2003. Computer as a Tool. Proceedings (Cat. No.03EX655). Piscataway, NJ, USA: IEEE, 2003. p. 57-61 vol.1.

An approach to synthesis of mixed synchronous/asynchronous digital devices. Sudnitson, A.; In: 2002 23rd International Conference on Microelectronics. Proceedings (Cat. No.02TH8595). Piscataway, NJ, USA: IEEE, 2002. p. 695-8 vol.2.

Computational kernel extraction for synthesis of power-managed sequential components. Sudnitson, A.; In: ICECS 2002. 9th IEEE International Conference on Electronics, Circuits and Systems (Cat. No.02EX611). Piscataway, NJ, USA: IEEE, 2002. p. 749-52 vol.2.

last updated: 16.08.2005

[ sulge aken ]