Peeter Ellervee

[ elulookirjeldus ]

on seotud projektidega
nr tunnusnumber teema, asutus, amet kestus
1.ETF6717FPGA põhine disaini valideerimiskeskkond
(Tallinna Tehnikaülikooli Infotehnoloogia teaduskond)
2006 - 2009
2.ETF6829Kiipvõrkudel põhinevate kiipsüsteemide veakindlus ja testimine
()
2006 - 2009
3.SF0142508s03Digitaalsüsteemide disain ja test
(Tallinna Tehnikaülikool, dotsent)
2003 - 2007
4.ETF5601Digitaalsüsteemide käitumuslik ja funktsionaalne tükeldamine
(TTÜ Infotehnoloogia teaduskond, dotsent)
2003 - 2005
5.ETF5643Võrreldavatele kvaliteedehinnangutele põhinev digitaalsüsteemide dekompositsioon
(Tallinna Tehnikaülikool, dotsent)
2003 - 2005
6.ETF5141Hajuskontrollerid suure-graanulilistele rekonfigreeritavatele riistvaralistele arhitektuuridele
(Tallinna Tehnikaülikool Infotehnoloogia teaduskond, dotsent)
2002 - 2002
7.ETF4876Lõplike automaatide dekompositsiooniliste sünteesimeetodite arendamine ja vastavate WWW-põhiste disainivahendite loomine
(Tallinna Tehnikaülikool, dots.)
2001 - 2002
8.SF0140244s98Digitaalsüsteemide projekteerimise ja diagnostika alased uuringud, väljatöötlused ja rakendused
(Tallinna Tehnikaülikool, teadur)
1998 - 2002
9.ETF4294Multiparadigmaline ühekiibi digitaalsüsteemide projekteerimise keskkond
(Tallinna Tehnikaülikool, dots.)
2000 - 2001